首页> 赛事详情 > 赛题详情
紫光展锐杯
参赛对象: 无限制组
浏览 0 报名 0
赛题介绍
赛题详情

杯赛题目:快速锁定Fractional PLL设计

参赛要求:无限制组

赛题内容:

请根据以下要求设计PLL

电源电压:1.8V

输入频率:26MHz

输出频率范围:1GHz-1.5GHz,小数分频

锁定时间:<2us

电流:<4mA

1.5GHz 时Phase Noise 要求:低于下图所示的Mask


作品提交:撰写一份简明扼要的汇报文档,主要阐述设计作品与传统设计的差异和优点,概述设计作品的功耗,面积和性能等关键指标。

撰写一份详尽的设计文档,至少包括以下内容:

1) 电路原理分析

2) 具体电路架构和设计参数

3) 仿真及后仿结果。原理图,版图和仿真验证环境的全部设计数据。


评分规则:评分主要考虑以下几个方面

1)文件完整性(文件需包括Schematic,GDS以及设计报告,缺一项直接淘汰)

2)报告完整性(25分)

3)设计性能(50分)

4)文档可读性(25分)


根据反馈后的一些说明:

1)关于频率精度。VCO频率为26MHz×N.K,N为整数部分,K为小数部分,K的位数大于二进制的16位即可。

2)锁定时间包括上电时的锁定时间也包括改变频率后的锁定时间。

3)电流要求不包括Clock Buffer。

4)工艺不指定,参赛者自定。评分也会考虑工艺对设计指标达成的影响。